

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、高性能處理器越來越廣泛的應(yīng)用于國計民生的各個領(lǐng)域,而浮點運算單元是直接影響處理器的性能高低的關(guān)鍵功能部件,其中浮點乘加部件又是浮點運算單元的重要組成部分,其復(fù)雜的結(jié)構(gòu)和廣泛的應(yīng)用使其成為處理器研究中的一個焦點。
本文在實現(xiàn)T.lang低延遲浮點融合乘加部件算法的基礎(chǔ)上,對部分關(guān)鍵模塊的算法及邏輯實現(xiàn)上進行了改進,實現(xiàn)了一個支持IEEE-754標(biāo)準(zhǔn)的面積敏感的高性能浮點乘加部件。論文的具體研究工作如下:
1)去
2、除尾數(shù)乘法操作的冗余。尾數(shù)乘的部分積壓縮過程中存在大量的冗余,這些冗余嚴(yán)重的影響到了整個乘加部件的最終面積,本文在經(jīng)過充分分析各種華萊士樹(wallace)壓縮結(jié)構(gòu)的具體算法后,選擇了一種合理的算法,并通過合理的處理錯位、忽略填充0的低位、刪除多余的高位等措施來優(yōu)化電路結(jié)構(gòu)。在SMIC0.13μm的工藝下,對這種結(jié)構(gòu)用Design Compiler工具進行邏輯綜合,綜合結(jié)果顯示尾數(shù)乘模塊的面積減小了18%。
2)浮點乘加部
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 高性能通用處理器中浮點乘加部件的設(shè)計.pdf
- 高性能面積敏感浮點乘加部件設(shè)計及可信性測試體系.pdf
- 微處理器浮點乘加部件設(shè)計及結(jié)構(gòu)驗證.pdf
- 高性能微處理器浮點乘加單元的研究.pdf
- 浮點除法器的VLSI結(jié)構(gòu)設(shè)計.pdf
- 基于FPGA的浮點乘加融合部件的研究及算法.pdf
- 高性能浮點處理單元設(shè)計.pdf
- 片上高性能互連結(jié)構(gòu)設(shè)計.pdf
- 高性能浮點除法及基本函數(shù)功能部件的研究.pdf
- 高性能浮點除法單元的設(shè)計.pdf
- 高性能纖維增強混凝土結(jié)構(gòu)設(shè)計方法研究.pdf
- 高性能浮點三角函數(shù)運算部件的設(shè)計與驗證.pdf
- 高性能浮點乘法單元的設(shè)計.pdf
- 基于TSV的NoC高性能互連結(jié)構(gòu)設(shè)計.pdf
- 高性能浮點單元的分析與設(shè)計.pdf
- 高性能X處理器浮點部件的實現(xiàn)和優(yōu)化.pdf
- 多媒體應(yīng)用的高性能數(shù)字信號處理器功能部件結(jié)構(gòu)設(shè)計研究.pdf
- 設(shè)計高性能浮點加法器.pdf
- SOC中高性能低功耗總線通信結(jié)構(gòu)設(shè)計.pdf
- 高性能浮點運算單元設(shè)計研究.pdf
評論
0/150
提交評論