版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認(rèn)領(lǐng)
文檔簡介
1、快速傅里葉變換FFT在數(shù)字信號處理領(lǐng)域應(yīng)用非常廣泛,其中二維FFT變換在合成孔徑雷達、醫(yī)學(xué)成像系統(tǒng)等各類系統(tǒng)上的應(yīng)用比較普遍。目前FFT變換需要處理的數(shù)據(jù)量不斷加大,數(shù)據(jù)處理的精度要求不斷提高。隨著適合這種大規(guī)模設(shè)計的集成電路水平的不斷提高,開發(fā)一種可配置的大點數(shù)高精度的一維/二維FFT處理器是必要的。
本設(shè)計采用VLSI技術(shù)設(shè)計實現(xiàn)了一款功能強大的FFT ASIC芯片,命名為FFT8192 ASIC。FFT8192處理器具有
2、可配置性,可以連續(xù)執(zhí)行不大于8192點的任意點數(shù)一維FFT/IFFT變換,也可以連續(xù)執(zhí)行行列數(shù)分別不大于8192的任意大小圖像的二維FFT/IFFT變換。具體設(shè)計工作包括:在Modelsim上完成芯片前端邏輯設(shè)計驗證后,通過軟件與硬件仿真進行計算精度的對比和處理速度的測試,基于SMIC0.18μm工藝和100Mhz時鐘頻率完成了邏輯綜合、可測試性設(shè)計、綜合后仿真、布局布線、時鐘樹綜合、DRC、LVS、ERC、靜態(tài)時序分析、后仿真等,證明
3、功能正確,時序滿足要求后,生成最終版圖并提交流片及封裝測試。
本文設(shè)計的FFT8192 ASIC中二維FFT變換采用行列分解算法,硬件架構(gòu)采用了耗費資源更少的一維FFT內(nèi)核的迭代使用,在實現(xiàn)行轉(zhuǎn)置時提出了一種高效的行轉(zhuǎn)置的操作方式,克服了讀寫效率受外接SDRAM行激活、預(yù)充電操作的影響。采用同步串口或I2C總線接口傳輸命令參數(shù)減少了芯片端口的數(shù)量,方便其它主設(shè)備對芯片進行配置。內(nèi)部嵌入了自行研制的數(shù)字鎖相環(huán)PLL,可實現(xiàn)時鐘的
4、倍頻,內(nèi)部產(chǎn)生的時鐘低抖動、相位差小。鎖相環(huán)控制模塊采用占用端口少的UART接收PLL的配置參數(shù),采用連續(xù)啟動方式自動啟動PLL;當(dāng)外部輸入的參數(shù)發(fā)生變化時,PLL可立即被重新啟動或者改變工作模式。
FFT8192 ASIC裸片面積9528um x9528um,采用15.0mmX15.0mm的TFBGA324P型號封裝。本設(shè)計在北大的ATE設(shè)備上測試得到PAD的功耗是90.255mW,芯片內(nèi)核功耗是889.452mW,模擬功耗
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 可配置浮點FFT的ASIC設(shè)計.pdf
- 點數(shù)可配置的FFT處理芯片設(shè)計研究.pdf
- 高性能可配置浮點運算執(zhí)行單元設(shè)計與測試.pdf
- 基于可配置二維LFSR的邏輯內(nèi)建自測試方法研究.pdf
- 可配置FFT-IFFT處理器的設(shè)計及其FPGA構(gòu)造.pdf
- 可配置FFT及LDPC編碼器的FPGA實現(xiàn).pdf
- 可配置32bit定點FFT處理器芯片設(shè)計.pdf
- 浮點FFT處理器IP設(shè)計.pdf
- 用二維FFT法測量量塊參數(shù).pdf
- 塊浮點FFT處理器系統(tǒng)的設(shè)計.pdf
- FFT ASIC的物理設(shè)計與物理驗證.pdf
- 無線通信中剪枝FFT算法研究及其可配置VLSI設(shè)計與實現(xiàn).pdf
- 高速可配置基2FFT處理器的FPGA實現(xiàn)研究.pdf
- 面向浮點FFT的加速系統(tǒng)研究.pdf
- 高分辨率可配置低存儲的FFT處理器設(shè)計與研究.pdf
- FPGA可配置端口電路的設(shè)計.pdf
- 二維灰度圖象的統(tǒng)計分析及fft變換處理課程設(shè)計
- 智能可配置LED芯片的設(shè)計.pdf
- 1024點浮點流水線型FFT IP核設(shè)計.pdf
- 基于浮點DSP的FFT算法的研究與應(yīng)用.pdf
評論
0/150
提交評論