版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著信息產業(yè)的不斷發(fā)展,人們對數據傳輸速率要求越來越高,從而對數據發(fā)送端和接收端的性能都提出了更高的要求。接收機的一個重要任務就是在于克服各種非理想因素的干擾下,從接收到的被噪聲污染的數據信號中提取同步信息,并進而將數據正確的恢復出來。而數據恢復電路是光纖通信和其他許多類似數字通信領域中不可或缺的關鍵電路,其性能決定了接收端的總體性能。 目前,數據恢復電路的結構主要有“時鐘提取”和“過采樣”兩種結構?;凇斑^采樣”的數據恢復方法
2、的關鍵是過采樣,即通過引入參考時鐘,并增加時鐘源個數的方式來代替第一種方法中的“時鐘提取”。與“時鐘提取”的數據恢復方法相比,基于“過采樣”的數據恢復方法在性能上還有較大的差距,但是后者擁有高帶寬、立即鎖存能力、較低的等待時間和更高的抖動容限,更易于通過數字的方法實現,實現更簡單,成本更低,并且這是一種數字化的模擬技術。如果能通過“過采樣”方法在普通的邏輯電路上實現622.08Mb/s甚至更高速率的數據恢復,并將它作為一個IP模塊來代替
3、專用的時鐘恢復芯片,這無疑將是性能和成本的較好結合。 本文主要研究“過采樣”數據恢復電路的基本原理,通過全數字的設計方法,給出了在低成本可編程器件FPGA上實現數據恢復電路兩種不同的過采樣的實現方案,即基于時鐘延遲的過采樣和基于數據延遲的過采樣?;跁r鐘延遲的過采樣數據恢復電路方案,通過測試驗證,其最高恢復的數據傳輸率可達到640Mb/s。測試結果表明,采用該方案實現的時鐘恢復電路可工作在光纖通信系統(tǒng)STM-4速率級,即622.
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 光接收芯片內時鐘數據恢復電路的設計.pdf
- QAM接收機中碼定時恢復電路的算法、結構和實現.pdf
- 高性能時鐘數據恢復電路的設計與實現.pdf
- 基于PLL的時鐘數據恢復電路設計.pdf
- LVDS接收器中時鐘數據恢復電路的研究與設計.pdf
- 基于ASON光傳送網的有保證恢復電路的規(guī)劃設計與實現.pdf
- SerDes接收系統(tǒng)中低功耗時鐘數據恢復電路的設計.pdf
- 2.5gbps時鐘數據恢復電路的設計
- 基于usb2.0的時鐘數據恢復電路的設計
- SerDes中時鐘數據恢復電路的設計與驗證.pdf
- 高速串行通信接收機中時鐘恢復電路與判決反饋均衡器的研究與設計.pdf
- 寬鎖定范圍時鐘數據恢復電路的研究與設計.pdf
- 基于PLL的連續(xù)速率時鐘數據恢復電路的研究與設計.pdf
- 2.5gbps時鐘數據恢復電路的研究與設計
- 高速SerDes中時鐘數據恢復電路的設計研究.pdf
- 突發(fā)模式時鐘數據恢復電路關鍵模塊的設計.pdf
- RFID鎖相時鐘恢復電路的設計.pdf
- 高速時鐘恢復電路的ASIC研究與設計.pdf
- 多通道高速時鐘數據恢復電路設計.pdf
- QAM解調芯片中載波恢復電路的設計與VLSI實現.pdf
評論
0/150
提交評論