

已閱讀1頁(yè),還剩79頁(yè)未讀, 繼續(xù)免費(fèi)閱讀
版權(quán)說(shuō)明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請(qǐng)進(jìn)行舉報(bào)或認(rèn)領(lǐng)
文檔簡(jiǎn)介
1、微波混合集成電路具有體積小、可靠性高、電性能穩(wěn)定等優(yōu)點(diǎn),廣泛應(yīng)用于軍事、導(dǎo)航、移動(dòng)通信等領(lǐng)域。ESD是指靜電放電。靜電放電會(huì)對(duì)微波混合集成電路造成致命失效,極大的影響了電路長(zhǎng)期可靠性。因此,如何提高電路抗靜電能力是提高電路可靠性非常重要的一個(gè)方面。
論文首先對(duì)靜電放電的基本理論進(jìn)行了闡述,內(nèi)容包括靜電放電的特點(diǎn),靜電模型的分類,靜電損傷的機(jī)理等。論述了ESD設(shè)計(jì)的基本概念和要求。然后,簡(jiǎn)要的介紹了微波混合集成電路。對(duì)微波混合集
溫馨提示
- 1. 本站所有資源如無(wú)特殊說(shuō)明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請(qǐng)下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請(qǐng)聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁(yè)內(nèi)容里面會(huì)有圖紙預(yù)覽,若沒(méi)有圖紙預(yù)覽就沒(méi)有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫(kù)僅提供信息存儲(chǔ)空間,僅對(duì)用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對(duì)用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對(duì)任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請(qǐng)與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時(shí)也不承擔(dān)用戶因使用這些下載資源對(duì)自己和他人造成任何形式的傷害或損失。
最新文檔
- 數(shù)?;旌霞呻娐分蠩SD的特性研究與設(shè)計(jì).pdf
- 高速混合信號(hào)集成電路ESD保護(hù)技術(shù).pdf
- CMOS集成電路ESD研究.pdf
- 混合集成電路測(cè)試硬件電路測(cè)試板的設(shè)計(jì).pdf
- 集成電路ESD失效機(jī)理和ESD防護(hù)電路研究.pdf
- 集成電路的典型ESD防護(hù)設(shè)計(jì)研究.pdf
- 集成電路中ESD防護(hù)研究.pdf
- 納米集成電路ESD防護(hù)研究.pdf
- CMOS集成電路ESD保護(hù)研究.pdf
- CMOS集成電路的ESD防護(hù)研究.pdf
- cmos集成電路中的esd保護(hù)
- 功率集成電路的ESD保護(hù)研究.pdf
- 混合集成電路測(cè)試板FPGA邏輯設(shè)計(jì).pdf
- 數(shù)?;旌霞呻娐吩O(shè)計(jì)技術(shù)研究.pdf
- CMOS集成電路ESD保護(hù)技術(shù)的研究和設(shè)計(jì).pdf
- 集成電路的ESD防護(hù)技術(shù)研究.pdf
- 集成電路新型ESD防護(hù)器件研究.pdf
- 運(yùn)用混合集成電路技術(shù)研制調(diào)制器電路.pdf
- 數(shù)?;旌霞呻娐返姆漓o電保護(hù).pdf
- 混合集成電路測(cè)試系統(tǒng)上位機(jī)軟件設(shè)計(jì).pdf
評(píng)論
0/150
提交評(píng)論