已閱讀1頁,還剩80頁未讀, 繼續(xù)免費閱讀
版權說明:本文檔由用戶提供并上傳,收益歸屬內容提供方,若內容存在侵權,請進行舉報或認領
文檔簡介
1、隨著超大規(guī)模集成電路工藝的發(fā)展,電路規(guī)模越來越大、電路設計的復雜度越來越高,系統(tǒng)芯片(SoC,System on a Chip)成為微電子技術的發(fā)展方向.其中的一項關鍵技術就是基于IP核(IP,Intellectual Property)的設計及重用技術.該文采用自上而下的設計方法,討論了基于IP核的SoC設計與集成技術.論文的主要工作包括以下三個部分:1.論文設計了一個IP軟核--IlS(Inter-IC Sound)接口電路.文中詳
2、細地討論了IIS接口電路的總線、內側協(xié)議、RTL(Register Transfer Level)設計、RTL級仿真和綜合.2.論文設計了一個32位CPU硬核IP--C*Core C310.文中提出了一種后端設計的新方法,即Physical Compiler綜合和Silicon Ensemble布局布線有效結合的設計流程.3.論文討論了C*Core與IIS IP軟核的集成.文中提出了一種基于狀態(tài)機的IP封裝方法.該文除了介紹的設計方法和
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
- 4. 未經(jīng)權益所有人同意不得將文件中的內容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內容本身不做任何修改或編輯,并不能對任何下載內容負責。
- 6. 下載文件中如有侵權或不適當內容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- PCI總線控制IP核的集成設計.pdf
- SoC平臺的片上總線設計及IP核集成技術研究.pdf
- 龍芯SoC的IP集成技術的研究.pdf
- PCI IP軟核設計技術的研究.pdf
- 基于SOPC的控制模塊及其IP核設計技術研究.pdf
- IP軟核復用技術研究.pdf
- 功率系統(tǒng)集成電路中FPSM的建模及其IP核設計與驗證.pdf
- 基于EAD技術的MCS-51IP核設計及其擴展研究.pdf
- 基于IP核的SOPC設計技術.pdf
- IP芯核設計和驗證技術的研究.pdf
- 集成電路IP硬核評測技術的研究.pdf
- 基于DSP和FPGA的信號處理模塊及其IP核設計技術研究.pdf
- 基于SOPC技術的MVB控制器IP核研究.pdf
- 深亞微米理論及IP核設計技術的研究.pdf
- FFT IP核設計及其可測性設計的研究.pdf
- 基于SOPC技術的預測控制算法IP核的研究.pdf
- 高速AES算法IP核的研究.pdf
- SERCOS IP核的研究與實現(xiàn).pdf
- RSA算法的優(yōu)化設計及其IP核的實現(xiàn).pdf
- 基于IP核的SOC設計關鍵技術研究.pdf
評論
0/150
提交評論