

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、本論文從通信系統(tǒng)基本概念著手,討論了時鐘恢復(fù)電路的基本原理以及幾種常見時鐘恢復(fù)電路的系統(tǒng)構(gòu)成。給出了基于鎖相環(huán)結(jié)構(gòu)時鐘恢復(fù)芯片的電路設(shè)計、模擬結(jié)果以及版圖設(shè)計與測試方案。 針對在時鐘恢復(fù)電路中應(yīng)用較為廣泛的鎖相環(huán)技術(shù),作了較為詳細(xì)的分析。在介紹鎖相環(huán)路基本組成模塊的基礎(chǔ)上,詳細(xì)闡述了壓控振蕩器的設(shè)計。作為鎖相環(huán)的一個重要單元電路,壓控振蕩器性能優(yōu)劣將直接影響整個環(huán)路的性能,高速通信系統(tǒng)應(yīng)用中的壓控振蕩器要求具有高的振蕩頻率和相位
2、穩(wěn)定度、低的相位噪聲。課題采用法國OMMIC公司提供的0.2μmGaAsPHEMT(砷化鎵贗晶高電子遷移率場效應(yīng)管)工藝,分別設(shè)計了10GHz和40GHz全集成LC負(fù)阻式壓控振蕩器。并已完成對10GHz壓控振蕩器的在芯片測試,結(jié)果表明該電路具有較低相位噪聲和較大調(diào)頻范圍的特點(diǎn)。 介紹了設(shè)計使用的GaAsPHEMT工藝的特點(diǎn),詳細(xì)分析了設(shè)計用到的各器件模型。在具體電路設(shè)計中,根據(jù)器件模型安排電路元件連接方式有效減小了關(guān)鍵節(jié)點(diǎn)寄生效
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 10Gb-s光通信與萬兆以太網(wǎng)時鐘恢復(fù)電路芯片設(shè)計研究.pdf
- 10-40Gb-s光通信和萬兆以太網(wǎng)時鐘產(chǎn)生及恢復(fù)電路的設(shè)計.pdf
- 10-40 Gbps光通信和萬-千兆以太網(wǎng)時鐘處理芯片設(shè)計.pdf
- 10-40Gb-s光通信和萬兆以太網(wǎng)超高速數(shù)據(jù)判決芯片設(shè)計.pdf
- 10Gb-s CMOS時鐘恢復(fù)電路.pdf
- 光纖通信用10Gb-s時鐘與數(shù)據(jù)恢復(fù)電路.pdf
- 用于10-100M以太網(wǎng)收發(fā)器的數(shù)據(jù)時鐘恢復(fù)電路.pdf
- 40Gb-s半速率時鐘數(shù)據(jù)恢復(fù)電路設(shè)計.pdf
- 用于1.25gbs千兆以太網(wǎng)的時鐘數(shù)據(jù)恢復(fù)電路的設(shè)計
- 10Gb-s CMOS時鐘和數(shù)據(jù)恢復(fù)電路設(shè)計.pdf
- 40Gb-s SerDes系統(tǒng)的時鐘數(shù)據(jù)恢復(fù)電路優(yōu)化設(shè)計.pdf
- 超高速時鐘恢復(fù)電路的研究與芯片設(shè)計.pdf
- 以太網(wǎng)絡(luò)控制器物理層時鐘恢復(fù)電路的設(shè)計.pdf
- 光接收芯片內(nèi)時鐘數(shù)據(jù)恢復(fù)電路的設(shè)計.pdf
- 高速時鐘恢復(fù)電路的ASIC研究與設(shè)計.pdf
- 超寬帶通信用時鐘數(shù)據(jù)恢復(fù)電路的研究.pdf
- RFID鎖相時鐘恢復(fù)電路的設(shè)計.pdf
- CMOS超高速時鐘恢復(fù)電路研究.pdf
- 高速低噪聲鎖相時鐘恢復(fù)電路研究.pdf
- 超高速單片時鐘恢復(fù)電路.pdf
評論
0/150
提交評論