版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進(jìn)行舉報或認(rèn)領(lǐng)
文檔簡介
1、隨著信息技術(shù)和集成電路技術(shù)的快速發(fā)展,系統(tǒng)越來越復(fù)雜,系統(tǒng)芯片(SoC)的功能越來越強,規(guī)模越來越大,其設(shè)計與測試面臨著嚴(yán)重挑戰(zhàn)。如何合理地對SoC進(jìn)行可測性設(shè)計,如何構(gòu)建SoC的測試結(jié)構(gòu),如何有效地測試SoC中的存儲器模塊等都成為SoC設(shè)計與測試的核心問題。 為了解決這些問題,本文結(jié)合實際工作(SOC58—001芯片)深入地研究了SoC設(shè)計中的關(guān)鍵技術(shù)和可測性設(shè)計技術(shù);構(gòu)建了一種SoC的測試結(jié)構(gòu);分析了測試調(diào)度問題;實現(xiàn)了SO
2、C58—001芯片中嵌入式存儲器的內(nèi)建自測試電路,并且針對存儲器模塊進(jìn)行了大量測試算法改進(jìn)和創(chuàng)新。同時把研究結(jié)論和成果應(yīng)用到SoC58—001芯片的設(shè)計和測試中。 首先,介紹了本課題的研究背景,研究了混合信號SoC的關(guān)鍵設(shè)計技術(shù)與可測性設(shè)計技術(shù)。其中包括基于IP復(fù)用的設(shè)計技術(shù)、自頂向下和自底向上相結(jié)合的開發(fā)流程以及可測性設(shè)計技術(shù)的一般原理、方法和實現(xiàn)??紤]到測試中混合電路和存儲器模塊可能遇到的可測性問題,本文特別研究了SoC的測
3、試結(jié)構(gòu)與存儲器模塊的可測性設(shè)計。 其次,扼要闡述了一種混合信號系統(tǒng)芯片——SOC58—001芯片的基本功能和基本結(jié)構(gòu),概述了SOC58—001芯片的設(shè)計思路和設(shè)計流程。 然后,針對SOC58—001芯片,提出了一種新型的SoC測試結(jié)構(gòu)。該測試結(jié)構(gòu)融合了IEEE1149.1標(biāo)準(zhǔn)、IEEE1149.4標(biāo)準(zhǔn)、IEEEP1500標(biāo)準(zhǔn)和測試接口等多種技術(shù),能夠有效地測試SoC58—001芯片中數(shù)字電路模塊、模擬電路模塊和存儲器模塊
4、。本文詳細(xì)分析了該測試結(jié)構(gòu)的工作原理和工作模式。在實際測試工作中,還引入了測試調(diào)度和并行測試的概念,使SOC58—001芯片的測試時間更短,測試結(jié)構(gòu)更合理。 接著,著重研究了SOC58—001芯片中嵌入式存儲器的可測性設(shè)計問題。在分析了多種存儲器故障模型和測試算法的基礎(chǔ)上,提出了改進(jìn)的MarchSS算法和MarchC—算法,并實現(xiàn)了基于數(shù)據(jù)背景的MarchC—存儲器的BIST電路。隨后本文又分析了SRAM的失效機制與故障模型的關(guān)
5、系,特別針對SRAM的偽讀破壞故障和數(shù)據(jù)保持故障提出了對原有MarchC—算法的一種改進(jìn)算法。同時提出了一種新的存儲器測試算法——March58算法。實驗數(shù)據(jù)表明,優(yōu)化后的MarchC—算法和March58算法與原有算法相比,在測試時間和故障覆蓋率上都有所提高。 最后將文中提出的可測性設(shè)計技術(shù)和測試結(jié)構(gòu)應(yīng)用到SoC58—001芯片的具體設(shè)計中,并給出了該芯片的后端版圖設(shè)計方法與芯片流片之后的測試結(jié)果。證明了本文所提方法的有效性。
溫馨提示
- 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
- 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
- 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預(yù)覽,若沒有圖紙預(yù)覽就沒有圖紙。
- 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
- 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護(hù)處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負(fù)責(zé)。
- 6. 下載文件中如有侵權(quán)或不適當(dāng)內(nèi)容,請與我們聯(lián)系,我們立即糾正。
- 7. 本站不保證下載資源的準(zhǔn)確性、安全性和完整性, 同時也不承擔(dān)用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。
最新文檔
- 模數(shù)混合信號系統(tǒng)級芯片的測試與可測性設(shè)計研究.pdf
- 數(shù)?;旌闲盘栃酒臏y試與可測性設(shè)計研究.pdf
- 數(shù)?;旌蟂OC芯片的可測性方案的實現(xiàn).pdf
- SoC芯片可測性設(shè)計技術(shù)研究.pdf
- 專用模擬及混合信號芯片可測性設(shè)計方法的研究.pdf
- 最小SOC系統(tǒng)的可測性設(shè)計.pdf
- 系統(tǒng)級芯片的測試與可測性設(shè)計研究.pdf
- 數(shù)字信號處理DSP芯片的可測性設(shè)計研究與實現(xiàn).pdf
- SOC可測性結(jié)構(gòu)的研究與實現(xiàn).pdf
- 系統(tǒng)級芯片的可測性研究與實踐.pdf
- SOC中的可測性設(shè)計技術(shù).pdf
- 集成芯片的可測性設(shè)計研究.pdf
- DSP芯片的可測性設(shè)計研究.pdf
- SOC可測性技術(shù)研究與實現(xiàn).pdf
- 基于IP復(fù)用SOC的可測性設(shè)計.pdf
- 混合信號測試潛在質(zhì)量可測性研究.pdf
- SoC可測性設(shè)計中的優(yōu)化理論分析與方法研究.pdf
- 混合信號系統(tǒng)的VHDL—AMS設(shè)計與仿真分析.pdf
- GPS基帶芯片的可測性設(shè)計研究.pdf
- 基于AMBA總線的系統(tǒng)芯片可測性設(shè)計結(jié)構(gòu)研究.pdf
評論
0/150
提交評論