SoC IP硬核復用技術(shù)的研究.pdf_第1頁
已閱讀1頁,還剩60頁未讀 繼續(xù)免費閱讀

下載本文檔

版權(quán)說明:本文檔由用戶提供并上傳,收益歸屬內(nèi)容提供方,若內(nèi)容存在侵權(quán),請進行舉報或認領(lǐng)

文檔簡介

1、隨著超大規(guī)模集成電路設計進入深亞微米階段,以功能組裝為主的SoC(SystemonChip)設計方法正逐步取代以功能設計為主的傳統(tǒng)設計方法,成為設計的主流。目前,SoC設計方法的核心是IP(IntellectualProperty)復用技術(shù),其中最為成熟的是基于IP硬核的SoC設計方法和流程。 本文課題的主要研究方向是SoCIP硬核的復用技術(shù)。文中通過分析比較后端設計中扁平流程和層次化流程各自的優(yōu)缺點,建立了基于IP硬核的SoC

2、后端設計流程。同時提出真正實現(xiàn)該流程的一個關(guān)鍵前提是IP硬核庫的建設,由此引出了全文的重點即IP硬核設計流程,而IP硬核設計流程的關(guān)鍵步驟則是四類庫模型——時序模型、物理模型、功能模型和測試模型的建立。文中在分析這四類模型建模理論和方法的基礎上,以全定制的IP硬核設計流程為例,以一個32位嵌入式RISC處理器芯片版圖為對象,提出了時序建模和物理建模的具體實施方案,并進行了部分方案的實踐和驗證,同時還對該處理器進行了性能評估。本文最后還應

溫馨提示

  • 1. 本站所有資源如無特殊說明,都需要本地電腦安裝OFFICE2007和PDF閱讀器。圖紙軟件為CAD,CAXA,PROE,UG,SolidWorks等.壓縮文件請下載最新的WinRAR軟件解壓。
  • 2. 本站的文檔不包含任何第三方提供的附件圖紙等,如果需要附件,請聯(lián)系上傳者。文件的所有權(quán)益歸上傳用戶所有。
  • 3. 本站RAR壓縮包中若帶圖紙,網(wǎng)頁內(nèi)容里面會有圖紙預覽,若沒有圖紙預覽就沒有圖紙。
  • 4. 未經(jīng)權(quán)益所有人同意不得將文件中的內(nèi)容挪作商業(yè)或盈利用途。
  • 5. 眾賞文庫僅提供信息存儲空間,僅對用戶上傳內(nèi)容的表現(xiàn)方式做保護處理,對用戶上傳分享的文檔內(nèi)容本身不做任何修改或編輯,并不能對任何下載內(nèi)容負責。
  • 6. 下載文件中如有侵權(quán)或不適當內(nèi)容,請與我們聯(lián)系,我們立即糾正。
  • 7. 本站不保證下載資源的準確性、安全性和完整性, 同時也不承擔用戶因使用這些下載資源對自己和他人造成任何形式的傷害或損失。

評論

0/150

提交評論